在信号源端阻抗低于传输线特征阻抗的条件下,在信号的源端和传输线之间串接一个电阻R,使源端的输出阻抗与传输线的特征阻抗相匹配,抑 制从负载端反射回来的信号发生再次反射 拿出反射的公式来: Pl=(Rl-Zo)/(Rl+Zo) 终端 ps=(Ro-Zo)/(Ro+Zo) 源端 根据反射的计算公式,确实有此特性。 红色的字所说的前提确实很重要的,阻抗之间的关系 这个说明更有点说服力的。但这也只是理论上!有些还是要根据实际出发的,驱动力,拓扑结构! 加不加这个电阻,根据实际使用环境的。其实DDRx上很少看到串接此电阻,特别是在DDR2/DDR3上的
一般现在的SOC芯片内部都有阻抗电阻设置的。在设计DDR的时候更多的考虑的是线长的问题。 从EMC角度考虑,源端比终端有意义 积分: 420 专家等级: Hu.Te发表于 2011-2-16 12:48 | 只看该作者 回复 引用 返回版面 TOP 得分:0 6楼: 在信号源端阻抗低于传输线特征阻抗的条件下,在信号的源端和传输线之间串接一个电阻R,使源端的输出阻抗与传输线的特征阻抗相匹配,抑制从负载端反射回来的信号发生再次反射 拿出反射的公式来: Pl=(Rl-Zo)/(Rl+Zo) 终端 ps=(Ro-Zo)/(Ro+Zo) 源端 根据反射的计算公式,确实有此特性。 红色的字所说的前提确实很重要的,阻抗之间的关系 这个说明更有点说服力的。但这也只是理论上!有些还是要根据实际出发的,驱动力,拓扑结构! 加不加这个电阻,根据实际使用环境的。其实DDRx上很少看到串接此电阻,特别是在DDR2/DDR3上的
您的回答成功,非常感谢您帮助提问者解决难题! 为表彰您的辛苦劳动,奖励电子币3个!
集够一定数量的电子币有神秘大礼!继续加油! 今天回答前10次赢得电子币,您已经超过10次! |